HOME자료실보기
  Impedance matching 방법 작성일 : 2011-06-20          조회수 : 77,185  
  작성자 : 인터넥스  

ImpedanceMismatching으로 인해 Overshoot, Undershoot, Ringing 현상, Propagation delay 등의 문제가 발생합니다.
이러한 문제는 Crosstalk 문제나 EMI 등의 원인으로 작용합니다. 따라서 Impedance matching은 꼭 필요합니다.

 

Impedance matching방법에는 어떤 것들이 있을까요?

 

Impedance matching방법에는 PCB Transmission Line Impedance의 구성 요소를 조절 하여 ImpedanceMatching 할 수 있습니다.
하지만 이런 방법으로만 Impedance matching하기에는 현실적으로 어렵기 때문에 일반적으로 Termination을 통해 신호를 안정화 시킵니다.

 

Termination이란 무엇일까요?

Termination이란 ‘Impedance를 맞춰준다’, ‘끝맺다.’라고 말할 수 있습니다. Termination 종류에는 크게
 Series termination, Parallel termination, Thevenin termination, AC termination 이렇게 4가지 방법이 있습니다.

 

1.     Series termination





Series terminationSource termination 방식으로 위의 Topology에서 보듯이 Output(Driver)에 인접하게
직렬로 Termination resistor를 배치합니다. 직렬로 배치된 TerminationOutput(Driver)Buffer Impedance에 따라
 
Series termination(RT)의 값을 조절하여 Transmission Line Impedance 값과 Matching시킵니다. 이런 방법은 신호의
고주파 성분을 억제하고, Ground bounce Overshoot 문제를 줄이는 것에 효과적입니다.

 

아래 Waveform을 보시면 Series termination의 유무에 따라 Overshoot, Undershoot이 얼마나 큰 차이를 보이는지 알 수 있습니다.






Series termination의 장점으로는 Power의 소비가 적습니다. 그리고 Signal Line에서 DC Load GND Impedance
추가하지 않습니다. 단점으로는 Input(Receiver)에서 받는 SignalAmplitude가 줄어들어 Noise Margin이 줄어듭니다.
또한 대부분의 Output(Driver)Output Buffer ImpedanceLinear하지 않으므로 Termination값을 결정하기 어려운 단점이 있습니다.

 

2.     Parallel termination




Parallel termination Load termination방식으로 위의 Topology와 같이 Input(Receiver) 앞에 병렬로 배치합니다.
병렬로 배치된 TerminationTransmission LineImpedanceInput(Receiver)에서 반사된 전압을 안정화 시키는데
효과적입니다.
아래의 Waveform을 보면 Parallel termination의 유무에 따라 Input(Receiver)에서 반사된 신호에 의해 생긴
Overshoot, Undershoot이 줄어드는 것을 알 수 있습니다.








신호는 Driver단에서 흐르는 신호와 Receiver단에서 반사된 신호가 합쳐져서 전압 값이 2배가 되는데,
이렇게 2배가 된 전압이 Parallel termination과 나눠져서 신호를 안정되게 잡아줍니다. 하지만 Termination
GND와 연결되어 있어 Power 손실이 생기게 되므로 Driver단에서 높은 전류를 내보내야 하며 다중 연결부하에
사용하지 못하는 단점이 있습니다.

 

3.     Thevenin termination








Parallel termination 방식과 유사하나 두 개의 Resistor 중에 하나는 Vcc에 연결하고 다른 하나는 GND에 연결하는 방식입니다.
R
TH RTL Termination 기능과 함께 Pull up, Pull down 역할을 하기 때문에 전체적인 Waveform을 올릴 수도 있고, 내릴 수도 있습니다.
특히 Voltage switching이 큰 System에서 Overshoot을 잡아주는 역할을 합니다.
하지만 이 방식 역시 Termination(R
TL) GND와 연결되어 있어서 Power 손실이 큽니다.









4.     AC Termination

Parallel terminationCapacitor를 추가하는 방법입니다. 이 방법은 Capacitor를 추가함으로써 Parallel termination의 단점인
Power손실을 줄일 수 있습니다. 하지만 Capacitor의 추가로 인해 충전, 방전하는 시간이 Rising time, Falling time에 영향을 주고,
점점 소형화 되는 PCB Board상에서 자리를 차지하게 되며 제작 비용이 올라간다는 단점이 있습니다.














위에서 AC termination이 있는 경우의 그래프에서 Overshoot, Undershoot의 크기가 줄어들었고,
표를 보면 수치상으로 확연히 줄어들었음을 볼 수 있습니다. 반면 Flight time AC termination이 있는 경우가
Capacitor로 인해 늘어나는 것을 알 수 있습니다.

 

지금까지 일반적으로 Impedance matching하는 4가지 방법(Series termination, Parallel termination,
 Thevenin
termination, AC termination)에 대해 알아봤습니다.

Simulation을 통해 Impedance matching 전후의 결과에 대해 비교해 보았듯이 Impedance matching 할 때 적절한 Topology
적절한 Termination 값을 선택하는 것은 매우 중요합니다.

이 결과는 일반 FR4의 유전율 및 유전손실을 적용하여 PCB pattern Impedance 50옴을 구현하여 Simulation 하였습니다.

 

 

 

                                            참고자료 : HIGH-SPEED DIGITAL SYSTEM DESIGN

                                                         Termination techniques for high speed buses
                                                           
by Karthik Ethirajan and John Nemec

                                                          SI/PI/EMI/EMC 이론과 실무

 

                                            사용한 Tool : Allegro SigXplorer


                                               작성자  :  Internex CAE Team
                                                           
Park. Ah Yeon


 

첨부파일 다운로드

로그인 후 등록 할 수 있습니다.

 
번호 제목 글쓴이 작성일 파일 조회수
17 Crosstalk 인터넥스 2011-07-13 50,180
16 Topology 개요 인터넥스 2011-07-13 25,971
15 Gbps Differential Signaling의 검토.. 인터넥스 2011-06-27 23,535
14 System Clock의 구성 방식 인터넥스 2011-06-27 23,750
13 Signal Fan-out 인터넥스 2011-06-27 33,904
12 Digital System에서의 Setup / Hold T.. 인터넥스 2011-06-20 67,993
11 => Impedance matching 방법 인터넥스 2011-06-20 77,186
10 Impedance mismatching시 발생하는 .. 인터넥스 2011-06-20 28,017
9 PCB Transmission Line Impedance의 구.. 인터넥스 2011-06-10 42,204
8 PCB Stack-Up 시 고려사항 인터넥스 2011-06-10 49,156
7 Gbps Differential Signaling I/F 표준.. 인터넥스 2011-06-07 24,924
6 Transmission Line에서 Impedance란? 인터넥스 2011-06-07 29,599
5 Signal analysis시 필요 자료 인터넥스 2011-05-27 18,505
4 DDR2/ DDR3의 고속화 집적화에 .. 인터넥스 2011-05-27 37,946
3 Analysis 명칭의 정의 인터넥스 2011-05-26 19,576
   1  2  3  4