HOME자료실보기
  [PI] Target Impedence 작성일 : 2013-07-08          조회수 : 23,950  
  작성자 : 인터넥스 이메일 : jcshim@internex.co.kr            

 

 Target ImpedancePI(Power Integrity)의 기준이라고 볼 수 있습니다.

말 그대로 목표한 임피던스라는 뜻이며, PCB의 임피던스 조건은 최대한 낮은 것이 가장 이상적이라 할 수 있습니다. 하지만 현실은 그렇지 못하기 때문에 Board의 작동범위 내에서 허용할 수 있는 노이즈를 감안하여 동작주파수까지 기준 이하로 임피던스를 최대한 낮추어야 하는데 그러한 기준이 되는 것이 바로 Target Impedance인 것입니다.



  Target Impedance의 계산은 공급전압(Power Supply Voltage)허용범위의 노이즈(Allowed Ripple)를 곱한값을 전류(Current)로 나누어 얻을 수 있습니다.

 

 

이러한 Target Impedance를 적용한 시뮬레이션을 통하여 얻게된 Design Guide를 바탕으로 노이즈 대책을 마련할 수 있습니다.

Design Guide를 통한 노이즈 대책을 마련하여 PCB 설계를 한다면 문제가 되는 요소들을 최소화 시킬 수 있습니다. 문제를 최소화 할 수 있다면 실패없이 빠른 설계가 가능하고 비용이나 시간등을 줄일 수 있게 됩니다.

첨부파일 다운로드

로그인 후 등록 할 수 있습니다.

 
번호 제목 글쓴이 작성일 파일 조회수
17 Crosstalk 인터넥스 2011-07-13 51,511
16 Topology 개요 인터넥스 2011-07-13 26,541
15 Gbps Differential Signaling의 검토.. 인터넥스 2011-06-27 24,197
14 System Clock의 구성 방식 인터넥스 2011-06-27 24,403
13 Signal Fan-out 인터넥스 2011-06-27 34,799
12 Digital System에서의 Setup / Hold T.. 인터넥스 2011-06-20 69,449
11 Impedance matching 방법 인터넥스 2011-06-20 78,381
10 Impedance mismatching시 발생하는 .. 인터넥스 2011-06-20 28,717
9 PCB Transmission Line Impedance의 구.. 인터넥스 2011-06-10 42,866
8 PCB Stack-Up 시 고려사항 인터넥스 2011-06-10 50,283
7 Gbps Differential Signaling I/F 표준.. 인터넥스 2011-06-07 25,562
6 Transmission Line에서 Impedance란? 인터넥스 2011-06-07 30,557
5 Signal analysis시 필요 자료 인터넥스 2011-05-27 19,137
4 DDR2/ DDR3의 고속화 집적화에 .. 인터넥스 2011-05-27 38,500
3 Analysis 명칭의 정의 인터넥스 2011-05-26 20,075
   1  2  3  4