HOME자료실보기
  PI - Impedance Analysis(1) 작성일 : 2014-08-29          조회수 : 16,715  
  작성자 : 인터넥스 이메일 : pjy@internex.co.kr            

Impedance Analysis

 

 ImpedancePCB의 구조적으로 발생되는 Resonance와 결합하여 큰 전압 Noise를 발생시키는데 이는
 PI 문제의 대부분을 차지 할 만큼 그 비중이 매우 크게 작용합니다.

따라서 Impedance Analysis를 통하여 Target Impedance이하로 낮추는 것이야 말로 PI의 핵심이라 할
 수 있습니다. 

이러한 Impedance를 낮추는 데에는 여러 방법이 있는데 일반적으로 많이 쓰이는 것이 바로

De-Cap.(Decoupling Capacitor)을 이용하는 것입니다. 다른 방법(Via, Layout)들도 있지만 시간과 비
용이라는 측면에서 보면 가장 효율적이기 때문입니다.

 

- 아래 그림은 Simulation Tool을 사용하여 De-Cap.을 달았을 때와 그렇지 않았을 경우

  Impedance의 변화를 나타낸 것입니다.





Figure 1의 경우에는 Impedance가 실제 사용되는 주파수 내에서 Target Impedance의 범위보다

높게 형성되어 있습니다.

반면 Figure 2의 경우에는 실제 사용되는 주파수 내에서 Target Impedance의 범위보다 낮은 것을 볼 수
있는데, 이것은 앞서 말한 PCB에서 발생할 수 있는 PI 문제를 줄일 수 있다는 것을 의미합니다.

 

 

, Impedance를 낮추기 위한 지표인 Target Impedance는 물론 De-Cap.의 위치나 용량은

아무렇게나 정해지는 것은 아니겠죠? 이런 것들을 분석하고 문제를 해결하는 것은 바로 엔지니

어의 역할입니다.

ps) 자료를 보고 문의사항이나 질문사항이 있으면 옆 란의 SI Q&A에 질문을 남겨주시기 바랍니다.

첨부파일 다운로드

로그인 후 등록 할 수 있습니다.

 
번호 제목 글쓴이 작성일 파일 조회수
17 Crosstalk 인터넥스 2011-07-13 54,161
16 Topology 개요 인터넥스 2011-07-13 27,919
15 Gbps Differential Signaling의 검토.. 인터넥스 2011-06-27 25,927
14 System Clock의 구성 방식 인터넥스 2011-06-27 26,003
13 Signal Fan-out 인터넥스 2011-06-27 37,477
12 Digital System에서의 Setup / Hold T.. 인터넥스 2011-06-20 72,311
11 Impedance matching 방법 인터넥스 2011-06-20 81,268
10 Impedance mismatching시 발생하는 .. 인터넥스 2011-06-20 30,546
9 PCB Transmission Line Impedance의 구.. 인터넥스 2011-06-10 44,910
8 PCB Stack-Up 시 고려사항 인터넥스 2011-06-10 52,849
7 Gbps Differential Signaling I/F 표준.. 인터넥스 2011-06-07 26,995
6 Transmission Line에서 Impedance란? 인터넥스 2011-06-07 33,441
5 Signal analysis시 필요 자료 인터넥스 2011-05-27 20,447
4 DDR2/ DDR3의 고속화 집적화에 .. 인터넥스 2011-05-27 39,977
3 Analysis 명칭의 정의 인터넥스 2011-05-26 21,538
   1  2  3  4