HOME자료실보기
  Pre-SI 결과서 예제(2) 작성일 : 2015-01-13          조회수 : 16,376  
  작성자 : 인터넥스  

Sample Pre-Analysis 결과서(2)

 이렇게 기본적인 설정 및 Spec.을 잡으면 Simulation을 하게 됩니다. Board의 크기, Chip 간의 배치, 간
격 등
등을 고려해서 최적의 결과가 나오도록 여러 번의 디버깅을 거쳐 최상의 Design Guide를 도출합니
다.

 아래의 Topology 그림 및 Length Design Guide는 CAD 엔지니어가 아래와 같이 배선을 해야 한다 라는
Design Guide입니다. 보시면 아시겠지만 길이, 간격, 저항값, 저항의 위치 등이 다 명시되어 있습니다.




 아래의 파형은 Simulation 결과의 파형입니다. Receiver 단의 파형으로 결과 판단에 중요한 요소로 작용
합니
다. 또한 아래의 수치 Table은 Noise margin과 Overshoot/Undershoot, 그리고 Flight Time 등의 값
입니다.

첨부파일 다운로드

로그인 후 등록 할 수 있습니다.

 
번호 제목 글쓴이 작성일 파일 조회수
47 SI & PI 방문 세미나 관련 인터넥스 2015-01-09 26,259
46 SI & PI 관련 질문 및 의릐 관.. 인터넥스 2014-04-03 26,099
45 자료 update가 지연되는 점 거.. 인터넥스 2011-12-07 29,124
44 광고성 덧글은 임의로 삭제.. 인터넥스 2011-06-20 31,745
43 질문 또는 의견 연락처 인터넥스 2011-06-20 23,402
42 Sample Post-Analysis 결과서(3) 인터넥스 2015-02-06 17,855
41 Sample Post-Analysis 결과서(2) 인터넥스 2015-02-06 17,259
40 Sample Post-Analysis 결과서(1) 인터넥스 2015-02-06 16,946
39 Ghz 대역 Sample 결과서(2) 인터넥스 2015-01-21 16,319
38 Ghz 대역 Sample 결과서(1) 인터넥스 2015-01-21 16,878
37 Pre-SI 결과서 예제(3) 인터넥스 2015-01-13 17,091
36 => Pre-SI 결과서 예제(2) 인터넥스 2015-01-13 16,377
35 Pre-SI 결과서 예제(1) 인터넥스 2015-01-13 17,752
34 PI - Impedance Analysis(2) 인터넥스 2015-01-09 20,934
33 PI - Trace Resonance Analysis 인터넥스 2014-10-06 18,457
 1  2  3  4