HOME자료실보기
  Pre-SI 결과서 예제(3) 작성일 : 2015-01-13          조회수 : 3,420  
  작성자 : 인터넥스 이메일 : jcshim@internex.co.kr            

Sample Pre-Analysis 결과서(3)

 위의 내용은 Clock에 대한 Topology의 Guide 및 파형이었다면 다음은 Data에 대한 Topology의 Guide 및 파
형과 Data 값입니다.

 Synchronous Timing의 경우 Data는 Clock에 동기를 하므로 Data 자체의 길이보다는 Clock 과의 길이
관계
가 중요합니다. 따라서 Length Design Guide에도 Clock의 길이 대비 얼마 식으로 주어지게 됩니다.



 아래 Table을 보면  Result Summary 란이 있습니다. 이 란은 Clock과 Data 간의 Timing Skew 값을 나
타내
는 표입니다. 앞서 선정한 Timing Spec.에 들어오는지를 판단하는 중요한 요소입니다. 이 Timing
Skew 값이
Spec. In이 되도록 하는 것이 포인트라 하겠습니다.

첨부파일 다운로드

로그인 후 등록 할 수 있습니다.

 
번호 제목 글쓴이 작성일 파일 조회수
32 PI - Impedance Analysis(1) 인터넥스 2014-08-29 4,740
31 PCB Design을 위한 Power Integrity(4.. 인터넥스 2014-04-07 4,698
30 PCB Design을 위한 Power Integrity(3.. 인터넥스 2014-04-03 5,461
29 PCB Design을 위한 Power Integrity(2.. 인터넥스 2014-04-03 6,065
28 PCB Design을 위한 Power Integrity(1.. 인터넥스 2014-03-25 4,959
27 [PI] Resonance 인터넥스 2013-07-08 6,174
26 [PI] Target Impedence 인터넥스 2013-07-08 9,962
25 [PI] PI(Power Integrity)에서 문제.. 인터넥스 2013-07-08 5,727
24 [PI] PI(Power Integrity)의 필요성 인터넥스 2013-07-08 11,608
23 Test Load가 Timing 분석에 주는 .. 인터넥스 2011-10-24 9,011
22 Test Load가 Timing 분석에 주는 .. 인터넥스 2011-10-24 7,495
21 Signal Integrity (특집기사) – <3편> 인터넥스 2011-08-11 10,526
20 Signal Integrity (특집기사) – <2편> 인터넥스 2011-08-11 10,073
19 Signal Integrity (특집기사) – <1편> 인터넥스 2011-08-11 13,032
18 동작 주파수에 따른 PCB Pattern.. 인터넥스 2011-07-20 18,130
   1  2  3  4