HOME자료실보기
  Sample Post-Analysis 결과서(1) 작성일 : 2015-02-06          조회수 : 3,783  
  작성자 : 인터넥스  

Sample Post-Analysis 결과서(1)

 앞서 Pre-SI 결과서 예제에 이어 이번에는 Post-SI 결과서를 예로 보여 드리겠습니다.

 크게 결과서 구성 등의 형식은 Pre-SI와 유사합니다. 하지만 Pre-SI 와는 달리 CAD가 완료된 후에 Simulation을 진
행하는 것이기 때문에 Design Guide를 제시하지 않고 현재 Routing 된 길이와 저항값 등을 그대로 적용을 합니다.
그리고 전체 net을 전부 Simulation을 하는 점이 Pre-SI와 다른 점입니다.

 적층 정보(Stack-up)의 값들이 들어가고 (유전률, Loss tangent 등) Via까지도 고려가 되기 때문에 Pre-SI 결과보
다는 더 정확하다는 장점은 있습니다. 하지만 모든 net을 전부 Simulation 하기 때문에 시간이 많이 소요가 되고 만
약 Post-SI 결과에서 Spec. out이 나오거나 Violation이 발생을 하면 다시 Pre-SI를 통해 최적의 Guide를 찾아야 하
기 때문에 Post-SI 는 검증용으로 주로 사용합니다. 

 마찬가지로 제일 먼저 나오는 부분은 분석 결과 개발자가 알아야 되는 특기 사항란이 있습니다.



 그리고 Datasheet를 통해 Component의 Spec.을 정한 부분을 명시해 놓습니다. 이는  Threshold Level 이라든지
Overshoot/Undershoot 선정 등에 중요한 요소입니다.



  다음은 Timing 분석이 필요한 경우 Datasheet를 통해 Component의 Timing Spec.을 정한 부분을 명시해 놓습니다.
Timing 분석에서는 이 부분을 정확하게 잡아야 정확한 결과를 도출할 수 있습니다.

첨부파일 다운로드

로그인 후 등록 할 수 있습니다.

 
번호 제목 글쓴이 작성일 파일 조회수
17 Crosstalk 인터넥스 2011-07-13 27,274
16 Topology 개요 인터넥스 2011-07-13 14,222
15 Gbps Differential Signaling의 검토.. 인터넥스 2011-06-27 12,642
14 System Clock의 구성 방식 인터넥스 2011-06-27 11,431
13 Signal Fan-out 인터넥스 2011-06-27 18,303
12 Digital System에서의 Setup / Hold T.. 인터넥스 2011-06-20 30,620
11 Impedance matching 방법 인터넥스 2011-06-20 45,632
10 Impedance mismatching시 발생하는 .. 인터넥스 2011-06-20 16,010
9 PCB Transmission Line Impedance의 구.. 인터넥스 2011-06-10 26,348
8 PCB Stack-Up 시 고려사항 인터넥스 2011-06-10 25,604
7 Gbps Differential Signaling I/F 표준.. 인터넥스 2011-06-07 14,031
6 Transmission Line에서 Impedance란? 인터넥스 2011-06-07 13,128
5 Signal analysis시 필요 자료 인터넥스 2011-05-27 9,987
4 DDR2/ DDR3의 고속화 집적화에 .. 인터넥스 2011-05-27 23,131
3 Analysis 명칭의 정의 인터넥스 2011-05-26 10,160
   1  2  3  4