HOME자료실보기
  Sample Post-Analysis 결과서(3) 작성일 : 2015-02-06          조회수 : 18,774  
  작성자 : 인터넥스  

Sample Post-Analysis 결과서(3)

 다음은 DQS Signal의 파형 및 결과값 입니다. 앞서 말씀 드렸듯이 Post-SI는 전체 Net을 모두 확인해 보는 작업이
므로 아래의 DQS Signal의 경우 DQS0 ~ DQS7을 모두 제시합니다.







 위의 결과를 보면 DQS3 Signal의 Fast mode에서 Setup Skew Violation이 발생하는 것을 알 수 있습니다. Timing
Spec.은 1.9ns이므로 약 12ps 정도 초과를 합니다. 물론 이 정도의 차이는 Fast mode 이기 때문에 실제 동작상에는
크게 문제가 되지 않을 수 있으나 추후 CAD 수정을 할 경우에는 길이를 조절할 필요가 있습니다.


 마찬가지로 DQ Signal과 Address, Control Signal도 모든 net을 Simulation 해서 Reporting을 하면 됩니다. 

 이렇듯 Post-SI 목적은 Pre-SI를 하지 않고 설계를 완료한 Board를 조립, 제작하기 전에 Board의 동작을 확인하고
싶다거나 조립 후 Test를 해 봤는데 특정 Interface에서 정상적인 동작을 하지 않아 원인을 찾고 싶을 때 하는
Simulation 방법입니다.

첨부파일 다운로드

로그인 후 등록 할 수 있습니다.

 
번호 제목 글쓴이 작성일 파일 조회수
32 PI - Impedance Analysis(1) 인터넥스 2014-08-29 17,042
31 PCB Design을 위한 Power Integrity(4.. 인터넥스 2014-04-07 18,162
30 PCB Design을 위한 Power Integrity(3.. 인터넥스 2014-04-03 17,891
29 PCB Design을 위한 Power Integrity(2.. 인터넥스 2014-04-03 18,672
28 PCB Design을 위한 Power Integrity(1.. 인터넥스 2014-03-25 17,738
27 [PI] Resonance 인터넥스 2013-07-08 18,313
26 [PI] Target Impedence 인터넥스 2013-07-08 26,160
25 [PI] PI(Power Integrity)에서 문제.. 인터넥스 2013-07-08 21,620
24 [PI] PI(Power Integrity)의 필요성 인터넥스 2013-07-08 29,005
23 Test Load가 Timing 분석에 주는 .. 인터넥스 2011-10-24 19,617
22 Test Load가 Timing 분석에 주는 .. 인터넥스 2011-10-24 18,230
21 Signal Integrity (특집기사) – <3편> 인터넥스 2011-08-11 22,817
20 Signal Integrity (특집기사) – <2편> 인터넥스 2011-08-11 21,090
19 Signal Integrity (특집기사) – <1편> 인터넥스 2011-08-11 27,741
18 동작 주파수에 따른 PCB Pattern.. 인터넥스 2011-07-20 36,057
   1  2  3  4